Labook

清大研究所畢業論文與畢業時長統計

張彌彰(碩: 2.79 years)

政府計畫(GRB),建議「依年度遞減排序」,以查看最新的研究方向。

畢業學年度論文標題連結學位畢業時長(years)
關鍵字
111
32通道即...
32通道即時且可擴增式神經動作電位分類演算法之硬體實現 (Scalable 32-channel Hardware Implementation of Real-time Spike Sorting Algorithm)
NTHU
NDLTD
2.41
動作電位分類(Spike Sorting)、特徵擷取(Feature Extraction)、動作電位偵測(Spike Detection)、非線性能量運算子(Nonlinear Energy Operator (NEO))、離散小波轉換(Discrete Wavelet Transform (DWT))、K-means分群法(K-means Clustering)、特殊應用積體電路(ASIC)、現場可程式化邏輯閘陣列(FPGA)
動作電位分...
108
比較器對於...
比較器對於類比數位轉換器的影響探討 (An investigation of Comparator Impacts on Analog-to-Digital Converters)
NTHU
NDLTD
3.00
比較器(comparator)、類比數位轉換器(analog-to-digital converter)、亞穩態(metastability)
比較器(c...
108
高解析度低...
高解析度低輸出電壓漣漪的數位式脈波寬度調變控制直流降壓器 (A novel high-resolution and low-ripple digitally controlled PWM for DC-DC buck converter)
NTHU
NDLTD
2.00
數位脈寬調變(DPWM)、直流-直流(DC-DC)、降壓器(buck converter)、數位控制(digital control)、低漣波(low ripple)、高解析度(high resolution)
數位脈寬調...
108
藉由多重網...
藉由多重網格來改善光學鄰近效應修正 (Improving Optical Proximity Correction using Multi-Grid Convolution Method)
NTHU
NDLTD
2.73
微影學(Photolithography)、光學鄰近修正(OPC)、樣條插值法(spline)、離散化(interpolation)、多重網格(discretization)
微影學(P...
108
FinFE...
FinFET之閘極電阻對電路效能及設計流程的影響 (FinFET Gate Resistance Impacts on Circuit Performance and Design Flow)
NTHU
NDLTD
2.66
閘極電阻(FinFET)、電路效能(Resistance)、設計流程(Performance)
閘極電阻(...
108
電路錯誤對...
電路錯誤對人工視網膜晶片圖像的影響 (Circuit Fault Impacts on Images of A Retinal Prosthesis Chip)
NTHU
NDLTD
2.42
視網膜晶片(Retinal prosthesis chip)、電路錯誤(Circuit Fault)
視網膜晶片...
107
視網膜晶片...
視網膜晶片輸出分析與周邊電路 (Retinal Prosthesis Chip Output Analysis and Peripheral circuits)
NTHU
NDLTD
5.00
人工視網膜晶片(retinal prosthesis chip)
人工視網膜...
106
閘極電阻對...
閘極電阻對於奈米級互補式金氧半導體的影響 (Gate Resistance Impacts on Nano-meter CMOS Technology)
NTHU
NDLTD
3.14
閘極電阻(gate resistance)、鰭式電晶體(finfet)、奈米級CMOS(nanometer cmos)
閘極電阻(...
105
20奈米以...
20奈米以下FinFET之寄生電阻及電容對電路效能的影響 (Parasitic Impacts on Sub-20nm FinFET Transistors)
NTHU
NDLTD
2.84
鰭式場效電晶體(FinFET)、寄生電阻(Parasitic capacitance)、寄生電容(Parasitic resistance)、電路效能(Circuit performance)
鰭式場效電...
105
改進同步器...
改進同步器之平均故障間隔時間 (Improving synchronizer’s mean time between failures)
NTHU
NDLTD
1.73
亞穏態(metastability)、同步器(synchronizer)、積體電路(intergrated)、平均故障間隔時間(circuits)
亞穏態(m...
104
閘極穿隧電...
閘極穿隧電流影響及模型 (Gate Tunneling Current Impacts And Modeling)
NTHU
NDLTD
無口試日期
混和模擬(Mixed level simulations)、時依性介電崩潰(time dependent dielectric breakdown)、佛勒-諾德翰穿隧電流(Fowler-Nordheim tunneling current)
混和模擬(...
104
雙相神經刺...
雙相神經刺激器之設計 (Neurotic biphasic stimulation driver)
NTHU
NDLTD
無口試日期
視網膜(Retina)、義體裝置(Prosthesis)、感光細胞(Photoreceptors)、電極(Electrodes)、信號選擇器(MUX)、信號分離器(DEMUX)、電荷平衡刺激(Charge neutral stimulation)、雙相波(Biphasic wave)、自我校準(Self-calibration)、比較器(Comparator)
視網膜(R...
104
使用脈衝邏...
使用脈衝邏輯方法於人工視網膜訊號處理 (Retinal Prosthesis Signal Processing using Pulse Logic Approach)
NTHU
NDLTD
無口試日期
視網膜(Reina)、脈衝邏輯(Prosthesis)、隨機(Pulse logic)、人工視網膜(Stochastic)、義肢裝置(undefined)
視網膜(R...
104
FinFE...
FinFET邏輯閘之佈局以減少寄生電容電阻的影響 (Exploring FinFET Cell Layout to Minimize Parasitic Impacts)
NTHU
NDLTD
無口試日期
鰭式電晶體(FinFET)、寄生電阻(Parasitic resistance)、寄生電容(Parasitic capacitance)、佈局(Layout)、邏輯閘(Logic gate)
鰭式電晶體...
102
動態雙緣觸...
動態雙緣觸發正反器於低功率應用 (A dynamic double edge triggered flip-flop for low power applications)
NTHU
NDLTD
無口試日期
正反器(flip flop)、低功率(low power)、雙緣觸發(double edge triggered)
正反器(f...
102
亞穩態特性...
亞穩態特性與多級同步器設計 (Metastability characterization and multi-stage synchronizer design)
NTHU
NDLTD
無口試日期
亞穩態(metastability)、同步器(synchronizer)、平均故障間隔時間(mean-time-between-failure (MTBF))、製程縮放(technology scaling)、最佳化(optimization)
亞穩態(m...
102
電荷幫浦電...
電荷幫浦電路的等效閾值電壓操作模型與使用了變容二極管的電荷幫浦電路面積最小化設計 (An Effective Threshold Voltage (Vth) Model of Dickson Charge Pump Circuit and its Circuit Area Minimization Design Using Varactor)
NTHU
NDLTD
碩(外籍生)無口試日期
電荷幫浦(charge pump)、面積最小化(area minimization)、變容二極管(varactor)、模型(model)
電荷幫浦(...