Labook

清大研究所畢業論文與畢業時長統計

彭朋瑞(碩: 2.69 years)

政府計畫(GRB),建議「依年度遞減排序」,以查看最新的研究方向。

畢業學年度論文標題連結學位畢業時長(years)
關鍵字
112
一個基於數...
一個基於數位類比轉換器之四階脈衝振幅40-Gb/s傳送機於二十八奈米CMOS製程 (A 40-Gb/s PAM-4 DAC-based Transmitter in 28nm CMOS)
NTHU
NDLTD
2.98
傳送機(Transmitter)、四階脈衝振幅調變(PAM-4)、數位類比轉換器(DAC)、數位訊號處理(DSP)
傳送機(T...
112
一個以28...
一個以28奈米製程實現之20G採樣率7位元時間交錯式類比數位轉換器 (A 7-Bit 20GS/s Time-Interleaved Analog-to-Digital Converter in 28-nm CMOS)
NTHU
NDLTD
2.98
類比數位轉換器(analog-to-digital converter (ADC))、時間交錯式類比數位轉換器(time-interleaved ADC)、逐次逼近類比數位轉換器(SAR ADC)、偏移校正(offset calibration)、亞穩態(metastability)
類比數位轉...
112
一個以28...
一個以28奈米製程實現之18.24-Gb/s具有自適應連續時間線性均衡器的收發器應用於MIPI C-PHY (An 18.24-Gb/s MIPI C-PHY Transceiver with Adaptive CTLE in 28nm CMOS)
NTHU
NDLTD
2.98
序列器/解序列器(SerDes)、傳送端(Transmitter)、接收端(Receiver)、寬頻類比前端電路(Analog Front End)、自適應連續時間線性等化器(Adaptive CTLE)、前向反饋均衡器(Feed Forward Equalizer)
序列器/解...
112
一個22奈...
一個22奈米製程實現之每秒38.4-Gb/s三階脈衝振幅調變接收機 (A 38.4-Gb/s PAM-3 Receiver in 22nm CMOS)
NTHU
NDLTD
2.96
有線通訊(wireline)、三階脈衝振幅調變(PAM-3)、接收機(Receiver)、連續時間線性均衡器(CTLE)、判決反饋均衡器(DFE)、時脈資料回復電路(CDR)
有線通訊(...
112
18.24...
18.24Gb/s C-PHY自適應彈性緩衝器接收機在28奈米CMOS (An 18.24Gb/s C-PHY receiver with adaptive elastic buffer in 28nm CMOS)
NTHU
NDLTD
2.96
C-PHY接收機(C-PHY Receiver)、彈性緩衝器(Elastic Buffer)、時脈回復(Clock Recovery)、數位控制延遲線(Digitally-Controlled Delay Line)、眼觀測器(Eye Monitor)
C-PHY...
112
基於多代理...
基於多代理人強化學習結合長短期記憶網絡的社區能源管理系統 (Community Energy Management System Based on Multiagent Reinforcement Learning Combined with Long Short-Term Memory Network)
NTHU
NDLTD
3.94
多代理人強化學習(multiagent reinforcement learning)、長短期記憶網絡(long short-term memory)、能源管理系統(energy management system)
多代理人強...
112
一個十位元...
一個十位元每秒二億次取樣帶冗餘容錯連續漸進式類比數位轉換器 (A 10-bit 200MS/s SAR-ADC with Digital Error Correction)
NTHU
NDLTD
2.04
類比數位轉換器(Analog-to-Digital Converter(ADC))、65奈米(65 nanometer)、連續漸進式類比數位轉換器(successive approximation Analog-to-Digital Converter(SAR ADC))
類比數位轉...
112
一個十二位...
一個十二位元每秒一億次取樣的連續漸進式類比數位轉換器使用數位錯誤校正系統與回切電容架構 (A 12-bit 100MS/s Successive-Approximation Analog-to-Digital Converter with Digital Error Correction and Correlated-Reversed Switching)
NTHU
NDLTD
2.04
連續漸進式類比數位轉換器(SAR ADC)、訊號中和技術(Neutralization technique)、冗餘技術(Redundancy technique)、相關反向切換技術(Correlated Reversed Switching technique)、回切電容演算法(Bidirectional Algorithm)
連續漸進式...
111
一個採用次...
一個採用次階式概念之十位元每秒取樣兩億五千萬次混合型連續漸進式類比數位轉換器 (A 10-bit 250-MS/s Hybrid SAR ADC with Sub-ranging Concept)
NTHU
NDLTD
3.93
連續漸進式類比數位轉換器(SAR ADC)、訊號中和技術(Neutralization technique)、冗餘技術(Redundancy technique)、相關反向切換技術(Correlated Reversed Switching)、反切電容切換演算法(Switchback Algorithm)
連續漸進式...
111
操作在16...
操作在16Gb/s的類比式時脈資料回復電路與1:8解串器 (A 16Gb/s Analog Clock and Data Recovery Circuit and 1:8 Deserializer)
NTHU
NDLTD
碩(提早入學)2.42
時脈與資料回復電路(Clock and Data Recovery Circuit)、二進位相位偵測器(Bang Bang Phase Detector)、頻率偵測器(Frequency Detector)
時脈與資料...
111
應用於高速...
應用於高速序列傳輸系統之操作在20-GHz的高解析度數位式鎖相迴路 (A 20-GHz Digital Phase-Locked Loop with High-Resolution for High-Speed Serial Links)
NTHU
NDLTD
1.93
數位式鎖相迴路(Digital Phase-Locked Loop)、數位式三角積分調變器(Digital Delta-Sigma Modulator)、二階雜訊移頻(MASH 1-1)
數位式鎖相...
111
應用於有線...
應用於有線通訊13.6Gb/s全速率全數位式時脈與資料回復電路 (A 13.6Gb/s Full rate All Digital Clock and Data Recovery for Serial Link)
NTHU
NDLTD
1.93
時脈與資料回復電路(CDR)、全數位式時脈與資料回復電路(All Digital CDR)
時脈與資料...
111
一個十一位...
一個十一位元每秒一億五千萬次取樣次階連續漸進式類比數位轉換器 (A 11-Bit 150MS/s Subrange Successive-Approximation Register Analog-to-Digital Converter)
NTHU
NDLTD
1.93
連續漸進式類比數位轉換器(SAR ADC)、次階連續漸進式類比數位轉換器(Subrange SAR ADC)、冗餘位元(Redundancy)、偵測省略切換法(Detect-And-Skip switching)
連續漸進式...