政府計畫(GRB),建議「依年度遞減排序」,以查看最新的研究方向。
畢業學年度 | 論文標題 | 連結 | 學位 | 畢業時長(years) |
---|---|---|---|---|
關鍵字 | ||||
112 | 僅使用 O... 僅使用 OFF-set 來破壞電路以抵抗結構性攻擊的破壞與修正邏輯鎖定方法 (Using OFF-set Only for Corrupting Circuit to Resist Structural Attack in Corrupt-and-Correct Logic Locking) | NTHU NDLTD | 碩 | 1.98 |
硬體安全(Hardware Security)、破壞與修正邏輯鎖定(Corrupt-and-Correct Logic Locking)、邏輯鎖定(Logic Locking)、結構性攻擊(Structural Attack) 硬體安全(... | ||||
112 | 在金屬工程... 在金屬工程變更中使用偽裝單元進行安全增強 (Security Enhancement Using Camouflaged Cells in Metal-Only ECO) | NTHU NDLTD | 碩 | 1.98 |
硬體安全(Hardware Security)、IC偽裝(IC Camouflaging)、布林滿足性攻擊(SAT Attack)、工程變更(ECO)、閒置單元(Spare Cell) 硬體安全(... | ||||
112 | 使用多重密... 使用多重密鑰將有限狀態機進行邏輯混淆 (Logic Obfuscation of Finite State Machine Using Multiple Keys) | NTHU NDLTD | 碩 | 1.98 |
硬體安全(Hardware Security)、邏輯混淆(Logic Obfuscation)、有限狀態機(Finite State Machine) 硬體安全(... | ||||
112 | 使用大小樹... 使用大小樹加密提升邏輯鎖定中的輸出錯誤 (Encryption of Big+Little Trees to Raise Output Corruptions in Logic Locking) | NTHU NDLTD | 碩 | 0.85 |
硬體安全(Hardware security)、邏輯鎖定(logic locking)、布林滿足性攻擊(SAT attack)、輸出錯誤率(output corruption) 硬體安全(... | ||||
111 | 3D 異質... 3D 異質整合的成本驅動分割問題 (Cost-Driven Partitioning Problem of 3D Heterogeneous Integration) | NTHU NDLTD | 碩 | 1.98 |
異質整合(Heterogeneous integration)、三維晶片(3D IC)、成本(Cost) 異質整合(... | ||||
111 | 針對兩階段... 針對兩階段混合尺寸電路擺置問題的巨集翻轉技術 (Macro Flipping Techniques for Two-Stage Mixed-Size Placement) | NTHU NDLTD | 碩 | 1.98 |
巨集(macro)、電路(placement)、方向(flipping)、翻轉(orientation)、混合尺寸(mixed-size)、擺置(wirelength)、線長(circuit) 巨集(ma... | ||||
110 | 建構加密混... 建構加密混淆樹以對抗布林滿足性攻擊的邏輯鎖定方法 (Constructing Obfuscated Tree for Anti-Sat Attack in Logic Locking) | NTHU NDLTD | 碩 | 1.98 |
硬體安全(Hardware Security)、混淆樹邏輯鎖定(Tree-Based Logic Locking)、邏輯鎖定(Logic Locking)、布林滿足性攻擊(SAT Attack) 硬體安全(... | ||||
110 | 一個基於超... 一個基於超過兩個群組的安全動態快取記憶體配置方法 (M-parties partitioning : A Secure Dynamic Cache Partitioning by More Than Two Parties) | NTHU NDLTD | 碩 | 1.97 |
硬體安全(Hardware security)、快取記憶體(Cache)、分群(Partitioning) 硬體安全(... | ||||
109 | 一個基於圖... 一個基於圖像色彩分類的神經網路風格轉換色彩調控方法 (A Color Controlling Method over Neural Style Transfer Based on Color Transfer Between Image Color Classifications.) | NTHU NDLTD | 碩 | 2.22 |
神經網路(Neural Network)、風格轉換(Style Transfer)、色彩分類(Color Classification)、色彩轉換(Color Transfer)、二分圖(Bipartite Graph) 神經網路(... | ||||
109 | 以安全為導... 以安全為導向的電子商務架構之研究 (Research on the Security-Oriented Architecture for Electronic Commerce) | NTHU NDLTD | 博 | 8.04 |
資訊安全(Information security)、密碼學(Cryptography)、電子商務(E-commerce)、電子簽章(Digital signature)、雲端儲存(Cloud storage)、人工智慧(Artificial intelligence) 資訊安全(... | ||||
109 | 基於金字塔... 基於金字塔式對抗生成網路的可控制筆觸風格轉移 (A Controllable-Brushstroke Style-Transfer Method using Pyramid Generative Adversarial Networks) | NTHU NDLTD | 碩 | 2.02 |
風格轉換(Style transfer) 風格轉換(... | ||||
109 | 快取系統之... 快取系統之可靠性、性能與穩定性研究 (Research on Cache Reliability, Performance, and Stability) | NTHU NDLTD | 博 | 6.98 |
快取記憶體(Cache) 快取記憶體... | ||||
108 | 基於權重剪... 基於權重剪枝下的深度學習硬體加速器之工作排程問題 (Job Scheduling Based on Weight Pruning in a Deep Learning Accelerator) | NTHU NDLTD | 碩 | 1.93 |
深度學習加速器(Deep Learning Accelerator)、權重剪枝(Weight Pruning)、排程問題(Scheduling Problem)、卷積神經網路(Convolutional Neural Network) 深度學習加... | ||||
106 | 基於捲積式... 基於捲積式生成對抗網路之自動作曲系統之探討 (Automatic Symbolic Music Generation Based on Convolutional Generative Adversarial Networks) | NTHU NDLTD | 碩 | 1.92 |
音樂自動作曲(automatic music generation)、音樂資訊檢索(music information retrieval)、深度學習(deep learning)、生成對抗模型(generative adversarial nets) 音樂自動作... | ||||
105 | 晶片網路快... 晶片網路快取記憶體索引方法使閒置路由器數量最大化 (A Novel L2 Cache Indexing for Power Reduction in NoC Routers) | NTHU NDLTD | 碩 | 暫無口試日期 |
晶片網路(NoC)、快取記憶體索引(cache indexing)、降低靜態功率(leakage power reduction) 晶片網路(... | ||||
104 | 在電路以及... 在電路以及架構層級對良率以及效能上優化的設計 (Yield Improvement and High-Performance Design in Circuit Level and Architecture Level) | NTHU NDLTD | 博 | 暫無口試日期 |
測試(DFT)、架構(Architecture)、冗餘矽穿通道(Scan Chain)、資料搬移(Redundant TSV) 測試(DF... | ||||
104 | 使用機器學... 使用機器學習技術預測大學生是否續讀同校研究所之研究-以國立清華大學資工系為例 (Churn Prediction in Undergraduate Students Continuing Their Graduate Study at the Same University-A Case Study of Department of Computer Science, National Tsing Hua University) | NTHU NDLTD | 碩 | 暫無口試日期 |
機器學習(machine learning)、流失預測(churn prediction)、續讀(retention)、學生續讀(retention of students)、客戶流失(churn) 機器學習(... | ||||
104 | 三維記憶體... 三維記憶體之動態考量散熱與存取模式的配置方法 (Thermal-aware Dynamic Page Allocation Policy Considering Future Access Patterns for Hybrid Memory Cube (HMC)) | NTHU NDLTD | 碩 | 暫無口試日期 |
三維記憶體(HMC)、散熱(Thermal)、存取模式(Access patterns) 三維記憶體... | ||||
104 | 以溝通導向... 以溝通導向作處理元件重映於單晶片網路之容錯多處理器系統 (Communication Driven Remapping of Processing Element in Fault-tolerant NoC-based MPSoCs) | NTHU NDLTD | 碩 | 暫無口試日期 |
重新映射(remapping)、單晶片網路(NoC)、容錯(fault-tolerant) 重新映射(... | ||||
104 | 基於快取使... 基於快取使用率之動態電壓頻率調節機制以增強可靠性 (A Cache-Utilization Based Dynamic Voltage Frequency Scaling Mechanism for Reliability Enhancements) | NTHU NDLTD | 碩 | 暫無口試日期 |
快取(Cache)、動態電壓頻率調節(Dynamic Voltage Frequency Scaling)、可靠性(Reliability) 快取(Ca... | ||||
104 | 針對提高可... 針對提高可靠性之容錯矽穿通道架構評估 (Architectural Evaluations on TSV Redundancy for Reliability Enhancement) | NTHU NDLTD | 碩 | 暫無口試日期 |
矽穿通道(TSV)、容錯(redundancy)、可靠性(reliability) 矽穿通道(... | ||||
103 | 針對叢聚矽... 針對叢聚矽穿通道錯誤設計之容錯矽穿通道架構 (Architecture of Redundant TSV for Clustered Faults) | NTHU NDLTD | 碩 | 暫無口試日期 |
三維晶片(3D IC) 三維晶片(... | ||||
103 | 在高效能多... 在高效能多核心系統平台的免重整之壓縮式快取記憶體架構 (Compaction-free Compressed Cache for High Performance Multi-core System) | NTHU NDLTD | 碩 | 暫無口試日期 |
壓縮式快取記憶體(Compressed Cache)、高效能多核心系統(High performance Multi-core System)、末級快取記憶體(Last Level Cache)、快取記憶體重整(Cache Compaction) 壓縮式快取... | ||||
103 | 三維電路之... 三維電路之堆疊前測試考慮時序資訊以減低測試介面暫存器需求 (Timing Aware Wrapper Cells Reduction for Pre-bond Testing in 3D-ICs) | NTHU NDLTD | 碩 | 暫無口試日期 |
三微積體電路 ,堆疊前測試 ,測試介面暫存器 (3DIC Testing, pre-bond testing, wrapper cells, scan flip-flop)、掃描暫存器(undefined) 三微積體電... | ||||
102 | 多核處理器... 多核處理器之叢集式的連接架構探討 (Cluster-Based Interconnection Architecture for Multi-Core Processors) | NTHU NDLTD | 碩 | 暫無口試日期 |
多處理器晶片(chip multiprocessors)、連接架構(interconnection architecture)、晶片網絡(network-on-chip) 多處理器晶... | ||||
102 | 在三維晶片... 在三維晶片中考慮串擾的情況下的矽穿孔通道緩衝器插入方法 (Crosstalk-aware TSV Buffer Insertion in 3D IC) | NTHU NDLTD | 碩 | 暫無口試日期 |
三維晶片(3D IC)、矽穿孔通道(TSV)、串擾(Crosstalk)、緩衝器插入(Buffer insertion) 三維晶片(... | ||||
102 | 考量多核系... 考量多核系統下執行的模板應用程式利用動態資料搬移來消除記憶庫干擾 (Dynamic Data Migration to Eliminate Bank-level Interference for Stencil Applications in Multicore Systems) | NTHU NDLTD | 碩 | 暫無口試日期 |
動態排程(dynamic scheduling)、模板應用程式(stencils)、記憶庫衝突(bank conflicts)、記憶體干擾(memory interference) 動態排程(... | ||||
101 | 利用電路結... 利用電路結構實現工程變更命令 (Engineering Change Order by Utilizing Circuit Structure) | NTHU NDLTD | 碩 | 暫無口試日期 |
工程變更命令(ECO) 工程變更命... | ||||
101 | 測試兼具容... 測試兼具容錯矽穿通道 (Fault-tolerant TSV by Using Scan-chain Test TSV) | NTHU NDLTD | 碩 | 暫無口試日期 |
測試矽穿通道(test TSV)、修復(repair) 測試矽穿通... |